# Implementierung einer RISC-V CPU mit Teilen der RISC-V Debug Spezifikation

Ein Bericht zur Auswahl, der Erstellung und dem Einsatz von Tools und der Durchführung der Implementierung

Seminararbeit zur Erlangung des akademischen Grades

Bachelor of Engineering im Studiengang Elektro- und Informationstechnik an der Fakultät Ingenieurwissenschaften und Informatik der Technischen Hochschule Aschaffenburg

Vorgelegt von: Prüfer/Prüferin:

Wolfgang Bischoff Prof. Dr. Christian Jakob

Matrikelnummer: Abgabedatum: 2228538 07. Juni 2025



#### Erklärung zur Abschlussarbeit

Hiermit versichere ich, dass die eingereichte Ausarbeitung von mir persönlich verfasst und meine eigene individuelle Prüfungsleistung ist.

Ich versichere, dass die Ausarbeitung weder vollständig noch in Teilen durch sogenannte künstliche Intelligenz (KI) dergestalt erstellt wurde, dass das KI-Werk bzw. KI-Werkteile meine eigene Prüfungsleistung Einsatz ersetzen. Rechtschreibüberprüfprogrammen ist nicht als unzulässiger KI-Einsatz im vorgenannten Sinne zu verstehen. Ich versichere, KI allenfalls eingesetzt zu haben, um einen von KI für meine Aufgabenstellung ausgearbeiteten Lösungsvorschlag kritisch zu beurteilen und/oder einen Überblick über Aspekte zu erhalten, die für die von mir in Eigenleistung zu erbringende Prüfungsleistung relevant sein könnten. Soweit durch die Aufgabenstellung bzw. Hinweise der Prüfenden der Einsatz von KI vorgegeben ist oder KI von mir aus Eigenantrieb, bspw. als Formulierungshilfe oder Bild-, Grafikerstellungs-Tool, etc. eingesetzt wurde, sind die von KI erzeugten Werkteile von mir in der Arbeit entsprechend gekennzeichnet. Mir ist bewusst, dass die von KI erzeugten Werkteile auf ihre Validität zu überprüfen und nicht zitierfähig sind. Mir ist bewusst, dass diejenigen Teile der Arbeit, die automatisch oder halbautomatisch, insbesondere mit den Systemen der sogenannten KI, individuell generiert wurden (wie Einleitungen, Definitionen, Synopsen, etc.), vom Prüfer als Prüfungsleistung ausgeschlossen werden können.

Ebenso versichere ich, dass diese Arbeit oder Teile daraus weder von mir selbst noch von anderen als Leistungsnachweise andernorts eingereicht wurden.

Wörtliche oder sinngemäße Übernahmen aus anderen Schriften und Veröffentlichungen in gedruckter oder elektronischer Form sind gekennzeichnet. Sämtliche Literatur und sonstige Quellen sind nachgewiesen und im Literatur- und Quellenverzeichnis aufgeführt. Das Gleiche gilt für graphische Darstellungen und Bilder sowie für alle Internet-Quellen.

Ich bin ferner damit einverstanden, dass meine Arbeit zum Zwecke eines Plagiatsabgleichs in elektronischer Form anonymisiert versendet und gespeichert werden kann.

Studgart, 01.01.2025 Walfyary Brill
Ort, Datum Unterschrift des Verfassers / der Verfasserin

Der Veröffentlichung der Master-/Bachelorarbeit in der Bibliothek der Technischen Hochschule Aschaffenburg wird zugestimmt.

Studgart, 01.03.2025 Wolfgary Bull
Ort, Datum Unterschrift des Verfassers / der Verfasserin

## **Abstrakt**

Das Ziel dieser Studienarbeit ist es, einen einfachen RISC-V CPU zu erstellen. Das Testen der CPU durch selbstentwickelte Software und das Debuggen der Software auf dem CPU ist ebenfalls Teil der gesetzten Aufgabe. Dazu soll nicht nur ein RISC-V CPU entwickelt werden, sondern es sollen auch Tools bereitgestellt werden, mit denen sich die obigen Aufgaben ausführen lassen.

## Inhaltsverzeichnis

| 1. Zielsetzungen und Herausforderungen                 |    |
|--------------------------------------------------------|----|
| 2. Einleitung zu RISC-V                                | 4  |
| 3. Auswahl der Hardware und Software                   | 5  |
| 4. Erstellen des Assemblers                            | 8  |
| 5. RISC-V External Debug Support (Debug Spezifikation) | 12 |
| JTAG State Machine                                     | 15 |
| Implementierung in Verilog                             | 18 |
| RISCV Abstract Commands                                | 18 |
| Zusammenfassendes Beispiel                             | 19 |
| Debug Probe und Python Skripte                         | 20 |
| 6. Abschluss und Ausblick                              | 21 |
| 7. Danksagung                                          | 22 |

## Abbildungsverzeichnis

## Abkürzungsverzeichnis

| Abkürzung | Bedeutung                          |
|-----------|------------------------------------|
| DTM       | Debug Transport Module             |
| DM        | Debug Module                       |
| DMI       | Debug Module Interface             |
| IDE       | Integrated Development Environment |
| JTAG      | Joint Test Action Group            |
| TAP       | Test Access Port                   |

## **Tabellenverzeichnis**

#### 1. Zielsetzungen und Herausforderungen

Das Ziel dieser Studienarbeit ist es, einen einfachen RISC-V CPU zu erstellen. Das Testen der CPU durch selbstentwickelte Software und das Debuggen der Software auf dem CPU ist ebenfalls Teil der gesetzten Aufgabe. Dazu soll nicht nur ein RISC-V CPU entwickelt werden, sondern es sollen auch Tools bereitgestellt werden, mit denen sich die obigen Aufgaben ausführen lassen. Die FPGA Entwicklungswerkzeuge werden vorgestellt, bewertet und schließlich ausgewählt.

Die Implementierung einer RISC-V CPU stellt Studenten bzw. Anfänger vor mehrere Herausforderungen.

1. Auswahl der Hardware. Ein FPGA Entwicklungsboard kann von der Bildungseinrichtung beigestellt werden und die Auswahl ist damit vorgegeben. Es trotzdem sinnvoll sein sich nochmals über die Wahl Entwicklungsboards gedanken zu machen. da die Auswahl des Entwicklungsboards Einfluss auf die zu verwendenden FPGA-Entwicklungstools hat. Ein weiterer Punkt ist der Preis und die Verfügbarkeit der FPGA Boards. Es gibt Boards zu bereits niedrigen Kosten, die sich für das Erlernen der FPGA-Entwicklung sehr gut eignen und aufgrund ihrer Softwaretools sogar bestimmte Vorteile gegenüber sehr kostspieligen Boards haben.

Die Lösung in dieser Studienarbeit wird es sein, die Integration aller Teile auf einem (Arty S7) durchzuführen, während schnelle Tests auf einem GOWIN Tang Nano 9k erfolgen. Dieser Entschluss wurde aufgrund eines Vergleichs getroffen, der später beschrieben wird.

2. Auswahl der FPGA-Entwicklungstools. Die FPGA Entwicklungstools können vom Hersteller des FPGA gestellt werden. Diese Herstellertools sind im Falle von Vivado (Hersteller AMD für Artix, Kintex, Virtex, Spartan, Zynq 7000 Series, UltraScale und UltraScale+ Familien) und Quartus Prime (Intel für Cyclone und MAX Chips) sehr umfangreich. Vorteile von Intel und AMD sind die Bereitstellung von IP-Bibliotheken und Generatoren für IP Blöcke. Nachteile sind die schiere

Größe dieser Tools (mehrer zig GB an Festplatten für die Installation sind keine Seltenheit). Ein mittleres Angebot wird von kleineren Herstellern wie der Firma Lattice und der Firma GOWIN gemacht. Ihre FPGAs sind teilweise zusätzlich auch durch OpenSource Toolchains (Yosys) abgedeckt aber die herstellereigenen FPGA-Entwicklungstools sind auch eine gute Option und bieten oft einen guten Funktionsumfang bei kleinerem Ressourcenverbrauch. Des Weiteren geht die Bandbreite bis hin zu OpenSource Tools (Yosys, NextPNR) am unteren Ende des Ressourcenverbrauchs, aber leider oft auch der Funktionalität. Die Toolchains werden in einem späteren Abschnitt miteinander verglichen und eine Auswahl wird getroffen.

Die Lösung wird sein, Vivado für das Endprodukt und die GOWIN FPGA Designer Software für schnelle Tests zu verwenden.

3. Erlernen der HDLs Verilog, System Verilog oder VHDL. Ausführen von Simulationen und das Übertragen der Designs auf den FPGA und dortigen Test. Es kann sein, dass Designs trotz funktionierender Simulation nicht auf dem FPGA funktionieren. Die Fehlersuche ist dann sehr schwer, da es keine "Debugger" für FPGAs und deren interne Abläufe gibt. Im schlimmsten Fall wird das Design überhaupt kein Lebenszeichen von sich geben, obwohl es in der Simulation korrekte Signale ausgegeben hat. Von Vorteil ist es, wenn die Dauer eines Zyklus von der Änderung des Designs über die Synthese bis zum Upload des Bitstreams kurz ist. Das Verständnis vom Design digitaler Systeme, also Signale (wires) und getakteter, zustandsbehafteter Logik (Register mit Clock-Flanken) ist ein Erfahrungswert, den ein Anfänger nicht intuitiv besitzt. Die Fähigkeit, ein digitales System zu erstellen, weicht von der Fähigkeit in einer Programmiersprache oder in Assembler zu programmieren ab. Das digitale System muss in den meisten Fällen als Gesamtkonstrukt betrachtet werden, während ein Computerprogramm in einzelne Anweisungsfolgen aufteilbar ist. Der FPGA Entwickler muss einen großen Kontext gleichzeitig in seinem Denkprozess berücksichtigen, während der Anwendungsprogrammierer nach Möglichkeit das "Teile und Herrsche" Prinzip anwenden kann. Ohne Erfahrung verliert sich ein Anfänger in der Komplexität und kann nicht mehr entscheiden, woher ein Fehlverhalten kommt.

Die Lösung für dieses Problem ist es, sich an das Lehrbuch von Harris & Harris [1] zu halten und das Design häufig auf dem FPGA Chip zu testen.

Auch nachdem die Aufgabe des Designs eines CPU gemeistert ist, gibt es weitere Herausforderungen.

4. Auswahl eines Assemblers. Es gibt wenige Assembler, die den RISC-V Code in Maschinenbefehle übersetzen und dabei möglichst wenige Annahmen treffen.

Das Problem liegt in einer Diskrepanz zwischen der RISC-V Spezifikation und Lehrbüchern zu RISC-V und den Compilern und Assemblern, die tatsächlich zur Erstellung von Software genutzt werden. Die RISC-V Spezifikation und Lehrbücher sprechen über RISC-V Instruktionen und deren Kodierung in Maschinenbefehle ohne dabei ein konkretes Betriebssystem als Zielumgebung zu adressieren. Wirkliche Compiler haben die Aufgabe Maschinencode auszugeben, der konkrete Speicherbereiche belegt und die Kombination von unterschiedlichen Objektdateien in ein kombiniertes Programm ermöglicht. Für einen Anfänger kann diese Diskrepanz zu einer zusätzlichen Herausforderung werden, für die er nicht die notwendige Zeit oder Motivation hat. Ein echter Compiler benötigt beispielsweise noch ein Linkerscript bevor er arbeitet. Das Produkt verwendet spezielle Quellcode-Abschnitte, die bestimmte Datenstrukturen für die Zielumgebung initialisieren. Wenn man eine RISC-V CPU entwirft, möchte man eventuell lediglich simple Testprogramme von Adresse 0x00 ausführen und legt keinen Wert auf Adressbereiche oder Initialisierung bestimmter Daten. Der CPU unterstützt anfänglich eventuell überhaupt nicht alle Befehle der RISC-V ISA. Wenn ein Compiler diese Anweisungen ausgibt, kann der CPU nicht getestet werden.

Die Lösung für dieses Problem wird es sein, einen Assembler für 32-bit RISC-V bereitzustellen, mit dem schnell, unkompliziert und ohne Annahmen RISC-V Assemblercode in Maschinenbefehle für die Ausführung auf dem CPU übersetzt werden können. Der erstellte Maschinen-Code führt das Assembler-Programm dann exakt aus, ohne jegliche Änderungen oder Annahmen für ein Zielsystem zu treffen.

5. Interaktion mit dem CPU. Wenn das Design über den Bitstream auf den FPGA bereitgestellt worden ist, wird der CPU ein Programm ausführen. Die Frage ist, wie man jetzt mit dem CPU interagiert. Dieses Thema wird in den Lehrbüchern zu digitalem Design nicht adressiert. Das Ziel ist es hierbei nicht Peripherie wie Druckknöpfe, LEDs oder LCDs an den CPU anzuschließen, sondern mit der CPU selbst zu kommunizieren. Nach Möglichkeit soll der CPU gestoppt und gestartet werden können. Der Zugriff auf Register und den Speicher soll möglich sein. Dazu gibt es die Debug-Spezifikation für RISC-V [2]. Die Debug-Spezifikation beschreibt Komponenten, um mit den Harts eines RISC-V CPU zu interagieren. Im RISC-V Umfeld wird eine Recheneinheit als Hart bezeichnet. Ein Hart führt einen Thread aus. Ein CPU kann beliebig viele Harts enthalten. Die Kommunikation kann über das JTAG-Protokoll ausgeführt werden.

Die Lösung in dieser Studienarbeit wird es sein, einen Teil der RISC-V Debug Spezifikation zu implementieren, gerade genug, um die oben geforderten Punkte über eine JTAG DebugProbe auszuführen. Die DebugProbe wird auf einem Arduino DUE ausgeführt, der direkt mit dem FPGA Entwicklungsboard verbunden ist.

## 2. Einleitung zu RISC-V

RISC-V ist eine Instruction Set Architecture (ISA). Eine Instruction Set Architecture ist eine Menge an Anweisungen, Registern und Datentypen. Damit beschreibt RISC-V keine konkrete CPU-Architektur, sondern gibt Befehle und Register vor, die auf einer konkreten Architektur ausführbar und vorhanden sein müssen, damit dieses System RISC-V konform ist. Laut der RISC-V Homepage [3] ist eine ISA auch im Zuge der Lehre einsetzbar, damit Studenten die Wirkungsweise eines Computers verstehen lernen. RISC-V wurde daher auch vor dem Hintergrund der Lehre erstellt.

Damit steht RISC-V in Konkurrenz mit der x86 ISA (Chips von Intel, AMD und weiteren), der ARM ISA (Chips von STM32, Renesas, NXP, Qualcomm und

anderen) und allen anderen definierten Instruction Sets (AVR, Itanium (IA-64), MIPS, Z-80 und viele weitere). Die Besonderheit von RISC-V ist das Lizenzmodell. Das Lizenzmodell besteht aus der Erlaubnis zur freien Benutzung und damit der Abwesenheit jeglicher Lizenzkosten [3]. RISC-V ist an der Universität UC Berkeley entwickelt worden. Dabei ist RISC-V aus dem Wissensschatz erstellt worden, den die Beteiligten im Zuge der vier Vorgängerprojekte (RISC-I bis RISC-IV) sammeln konnten und heißt damit sinnigerweiße RISC-V.

RISC-V hat in den letzten Jahren weitere Fortschritte gemacht. Das AAA Spiel "The Witcher 3" lässt sich mit Einschränkungen auf einem RISC-V System (https://milkv.io/pioneer) ausführen. RISC-V Mainline Support wurde Linux im Jahre 2022 hinzugefügt. Die 64 Bit Variante von RISC-V hielt im Jahre 2023 Einzug in den Linux-Kernel [4].

Die RISC-V ISA ist keine monolithische Spezifikation. Das angewandte Prinzip ist, dass ein Kern von Funktionen für eine gewisse Bit-Breite (XLEN) vorhanden sein muss, der dann durch Extensions erweitert werden kann. Beispiele für Kerne sind RV32I, RV64I und RV128I die Integer-Operationen mit jeweiligen Registerbreiten von 32, 64 und 128 Bit unterstützen. Extensions fügen dem System Floating-Point Unterstützung, komprimierte Anweisungen, Vector-Mathematik, Kryptographie, Atomic-Operationen und viele weitere Funktionen hinzu.

In dieser Studienarbeit wird ein Teil des Kerns RV32I umgesetzt. Dieser Umfang kann durch weitere Entwicklungstätigkeit immer weiter bis zum vollen Umfang von RV32I ergänzt werden, falls notwendig. Des Weiteren wird ein Teil des RISC-V External Debug Support hinzugefügt.

#### 3. Auswahl der Hardware und Software

Als Optionen für die Entwicklungsboards werden der Lattice iCEstick, das GOWIN Tang Nano 9k und das Digilent Arty S7 25T mit ihren jeweiligen Entwicklungsumgebungen betrachtet. Die Software soll auf einem Windows-Laptop ausführbar sein.

Die Kriterien zusammen mit ihren Gewichtungen zur Bewertung sind:

- Kapazität des FPGA (Gewichtungsfaktor 3) Passt ein RISC-V Design auf den FPGA?
- 2. Formfaktor (Gewichtungsfaktor 1) (Kann man es leicht in einem Rucksack mitnehmen z.B. zwischen Hochschule und Wohnung)
- Peripherie (Gewichtungsfaktor 3) Wieviel Peripherie hat es (PMODs, LEDs, Breakout Pins).
- Anschaffungskosten (Gewichtungsfaktor 1) Sind die Anschaffungskosten für den Anwendungszweck gerechtfertigt.
- 5. Freie Software (Gewichtungsfaktor 5) Lässt sich der FPGA überhaupt mit Hersteller Software programmieren
- 6. Festplattenplatz (Gewichtungsfaktor 2) (100-te GB sind schlecht!)
- 7. Geschwindigkeit der Synthese (Gewichtungsfaktor 1) allgemeine Performance des Tools
- 8. Fehlererkennung der Synthese (Gewichtungsfaktor 5) Beispielsweise werden logische Loops von Yosys nicht erkannt! Von professionellen Tools aber schon)
- Editor-Qualität (Gewichtungsfaktor 1) welche Funktionen bietet der Editor

Es wird mit Punkten von 1 bis 5 bewertet, wobei mehr Punkte eine bessere Qualität bedeuten.

|                       | iCEstick, Yosys<br>Toolchain | GOWIN Tang<br>Nano 9k, FPGA<br>Designer | Digilent ARTY<br>S7 T25, Vivado |
|-----------------------|------------------------------|-----------------------------------------|---------------------------------|
| 1. Kapazität FPGA (3) | 1 3                          | 2 6                                     | 3 9                             |
| 2. Formfaktor (1)     | 5 5                          | 5 5                                     | 4   4                           |
| 3. Peripherie (3)     | 2 6                          | 3 9                                     | 4   12                          |
| 4. Preis Board (1)    | 3 3                          | 5 5                                     | 3 3                             |
| 5. Freie Hersteller-  | 1 5                          | 4   20                                  | 4   20                          |

| Software (5)              |        |        |      |
|---------------------------|--------|--------|------|
| 6. Festplattenplatz (2)   | 5   10 | 5 10   | 2 4  |
| 7. Synthesedauer (1)      | 4   4  | 5 5    | 2 2  |
| 8. Fehlererkennung (5)    | 1 5    | 3   15 | 5 25 |
| 9. Qualität Editor (1)    | 3 3    | 4   4  | 3 3  |
| Summe (mit<br>Gewichtung) | 44     | 79     | 82   |

Tabelle 1: Gewichteter Vergleich der Boards und deren Tools

Die Verwendung des Lattice iCEstick ist für einen Anfänger zu kompliziert. Da kritische Fehler vom Werkzeug (Yosys) nicht automatisch erkannt werden, tappt ein Anfänger zu leicht in die Falle, Quellcode zu schreiben, der zwar synthetisiert wird, dann aber auf dem FPGA dann nicht funktioniert. Das erschwerte Erstellen von Speicher führt dazu, dass ein Anfänger daran scheitert einen RISC-V CPU zu Erstellen, der auf den iCEstick passt. Eine detaillierte Einarbeitung in Yosys würde diese Situation wahrscheinlich entschärfen. Im Fernstudium steht diese Option aus Zeitgründen allerdings nicht zur Wahl. Es wird Anfängern mit einem knappen Zeitrahmen nicht empfohlen, mit Yosys zu beginnen. Der iCEStick mit Yosys wird nach der Gewichtung in Summe mit 44 Punkten bewertet.

Für das Tang Nano 9k Board zeigt sich, dass die Arbeit mit dem GOWIN Tang Nano 9K Board am ehesten der Arbeit mit einem Arduino gleicht. Die IDE ist simpel und erste Verilog Module lassen sich schnell umsetzen und auf das Board laden. Die Synthese erfolgt sehr schnell, was die Wartezeiten gering hält. Dabei erkennt die Synthese viele relevante Fehler und gibt Warnungen und Fehler aus! Die IDE hat eine Bibliothek für IP-Cores, um z.B. einfach Speicher synthetisieren zu lassen. Es gibt einige gut dokumentierte Beispiele auf der Homepage des Produkts. Für einen Anfänger ist dieses Board gut geeignet, da er in der Lernphase sehr viele Fehler machen wird und das unkomplizierte und schnelle Deployment auf dem Tang Nano 9k damit einen großen Vorteil bietet. Die beschriebenen Designs lassen sich oft auf dem FPGA testen, ohne dass die

Wartezeit ermüdend wirkt. Damit sinkt die Wahrscheinlichkeit, sich mit Designs und deren Simulation zu beschäftigen, die dann später nicht auf dem FPGA funktionieren. Das Tang Nano 9k Board wird in Summe mit 79 Punkten bewertet.

Das Digilent Arty S7 und die Vivado IDE sind im Vergleich zur GOWIN IDE langsamer, bieten dafür aber einen größeren Funktionsumfang. Vivado erkennt bereits bei der Synthese viele Fehler und warnt den Benutzer, bevor er Zeit mit einem Upload des Bit-Streams verschwendet. Die Auswahl an IP-Blöcken ist sehr umfangreich und deren Konfiguration wird durch eine Menüführung mit vielen Auswahloptionen unterstützt. Beispielsweise lassen sich damit Speicher und PLLs sehr einfach erstellen und werden im Design dann durch wirkliche Hardware im FPGA und nicht durch Logikblöcke ausgeführt. Das Digilent Arty S7 und Vivado werden in Summe mit 82 Punkten bewertet.

Abschließend wird das Arty S7 für die integrierte Lösung herangezogen, während auf dem Tang Nano 9k schnelle Tests ausgeführt werden.

#### 4. Erstellen des Assemblers

Um die korrekte Funktionsweise des RISC-V CPU zu testen, muss ein Programm im Instruction-Memory des CPU abgelegt werden, damit der CPU diese Anweisungen ausführen kann. Die Daten, die im Hauptspeicher erwartet werden, sind die Anweisung der Maschinensprache. Die Umwandlung von Assembler-Anweisungen in Maschinensprache wird Kodierung genannt. Ein Assembler hat die Aufgabe, RISC-V Assembly-Anweisungen zu kodieren. Die RISC-V ISA definiert exakt, wie die Kodierung ablaufen muss.

Die Instruktionen des RV32I Kerns sind in sechs Gruppen unterteilt, die mit den Buchstaben R, I, S, B, U und J bezeichnet sind. Einige Instruktionen verwenden Register (Register, R), andere enthalten Parameter aus Daten, die direkt in die Instruction kodiert werden (Immediate, I). Andere Instruktionen sind für Verzweigungen auf Basis einer Bedingung (Branches, B) und Sprünge ohne Bedingung (Jumps, J) zuständig. Instruktionen, die in den Speicher schreiben,

gehören der Store-Gruppe (S) an. Die U Instruktionen werden verwendet um 32 bit Werte in Register zu laden, was sich mit einem 32 Bit breiten Anweisungsformat gar nicht beschreiben lässt. U Instruktionen erlauben daher nur Immediate Wert aus 20 bit und füllen die fehlenden 12 bit während der Ausführung im CPU implizit mit 0 auf.

Um die Kodierung zu bewerkstelligen, wird im Zuge dieser Studienarbeit ein Assembler in Java erstellt. Dafür gibt es mehrere Gründe. Java lässt sich (nach der Installation eines JRE oder JDK) auf jedem Betriebssystem ausführen. Die Assembler und Compiler aus der GNU Toolchain sind nicht ohne weiteres auf Windows ausführbar. Ein weiteres Argument ist, dass es ein simples Tool ohne viele Parameter geben sollte, um Testprogramme schnell und einfach zu übersetzen. Echte Assembler sind komplizierter zu bedienen und verwenden immer auch ein spezifisches Memory-Layout für ein Zielsystem (Target) und fügen extra Instruktionen für den Target hinzu. Diese zusätzlichen Instruktionen werden von dem eigenen simplen CPU wahrscheinlich gar nicht unterstützt und das kodierte Programm kann dann nicht verwendet werden. Hier soll es lediglich um einen Assembler für einen sehr simplen RISC-V CPU gehen. Der Assembler kodierte die Anweisungen, bis auf leichte Optimierungen, so wie sie eingegeben worden sind.

Vor dem Entschluss, einen eigenen Assembler zu erstellen, wurde nach Alternativen gesucht. Es gibt einen Online Assembler unter https://riscvasm.lucasteske.dev/. Der Nachteil dieses Assembler ist es, dass er 64 bit RISC-V Instruktionen für RV64I ausgibt, ohne dass dies irgendwo auf der Seite erwähnt wird. Wenn man einen RISC-V CPU mit eine RV32I Kern erstellt, dann kann dieser Online-Assembler nur eingeschränkt verwendet werden. Wie bereits erwähnt, ist die RISC-V GNU Toolchain erst ab einem bestimmten Reifegrad des CPU sinnvoll. Damit wird der Anfang der Entwicklung durch die GNU Toolchain eher erschwert als unterstützt.

An den erstellten Assembler ist ein Emulator angeschlossen, der das kodierte Programm direkt ausführen kann. Damit kann die Gültigkeit des Programms erst lokal verifiziert werden, um zu verhindern, dass das Programm auf den CPU geladen wird, obwohl es an sich fehlerhaft ist. Wenn man ein fehlerhaftes Programm auf dem CPU ausführt, kann man in der Entwicklungsphase nicht unterscheiden, ob das fehlerhafte Verhalten von der CPU oder von dem Programm stammt. In diesem Fall werden Fehler eventuell an Stellen gesucht, an denen es gar keine Fehler gibt. Diese Situation soll vermieden werden.

Der Assembler liest Dateien mit RISC-V Assembler Anweisungen ein. Ein Beispiel ist in Anlage A1 zu sehen.

Der Assembler benötigt das Label \_\_main um den Haupteinsprungpunkt zu finden, damit er diese Adresse an den Emulator geben kann und der Emulator die Ausführung dort im Speicher beginnt. Für den RISC-V CPU auf dem FPGA sollte \_\_main immer so gelegt werden, dass seine Adresse mit 0x00 zusammenfällt, also ganz am Anfang des Programms.

Die Assembler Instruktionen werden dann durch einen Parser basierend auf einer Grammatik für RISC-V Assembly geparst. Der Weg über das Parsing wurde gewählt, da RISC-V Assembly ganze arithmetische Ausdrücke erlaubt. Ein Beispiel ist die Anweisung "jal ra, pc - 176;" Diese arithmetischen Ausdrücke können beliebig kompliziert werden und sind nur schwer durch einen manuell entwickelten Parser zu verarbeiten. Erfahrungsgemäß wird der Parser dann letztendlich über lange Zeit fehlerbehaftet sein. Auf lange Sicht macht der Einsatz einer Grammatik Sinn und spart Zeit. Die Aufgabe wird an den Computer übergeben, der die Aufgabe besser erledigt als ein Mensch.

Das Ergebnis des Parsing ist ein Parse-Tree. Ein Visitor wird über den Parse-Tree geführt. Der Visitor (RISCASMExtractingOutputListener) befüllt einzelne Instanzen der Klasse AsmLine mit den Werten, die er aus den ParseTrees der RISC-V Assembler Zeilen ziehen kann. An dieser Stelle liegt jetzt die RISC-V Assembly Datei in Form einer Liste von AsmLine Objekten im Hauptspeicher vor.

Der nächste Schritt ist das Anwenden einer ersten einfachen Optimierung. Wenn sich im Quellcode lui und addi Anweisungen befinden, kann ein Paar dieser Anweisungen durch eine LI (Load Immediate) Pseudo Instruktion ersetzt werden. Dies erscheint zunächst kontraproduktiv, da ein Assembler eher

Pseudoinstruktionen auflösen als erstellen soll. Es ergibt nur dann Sinn, wenn man weiß, dass zu einem späteren Zeitpunkt wieder Pseudoinstruktionen aufgelöst werden. Während der Auflösung hat der Assembler die Freiheit, die LI Instruktion zu optimieren und es wird eventuell anstelle des lui, addi Paares nur ein lui ausgegeben. Durch dieses Verhalten korrigiert der Assembler eventuell unnötig eingefügte Instruktionen durch den Programmierer. Diese Optimierung wurde übernommen, da andere Assembler das gleiche Verhalten haben und sich die Ergebnisse des eigenen Assemblers nur mit anderen Assemblern gegenprüfen lassen, wenn man diese Optimierung auch anwendet.

Im Folgenden erstellt der Assembler eine Tabelle von .equ Konstanten mit deren Werten, damit er Konstanten in Parametern, Expressions und Labeln durch numerische Werte ersetzen kann.

Nach dem Ersetzen der Konstanten werden Pseudo-Anweisungen aufgelöst. Beispielsweise wird eine NOP Pseudo-Anweisung durch einen ADDI Befehl ersetzt, wobei die ADDI Operation keinen Effekt haben darf. Es wird eine ADDI Instruktion ausgegeben, die den Wert 0 auf das ZERO Register addiert! Dieser Ablauf ändert absolut nichts am Zustand der CPU, außer, dass ein CPU Zyklus verbraucht wird und sich der Program Counter (PC) auf die folgende Anweisung verschiebt.

Nach dem Auflösen der anderen Pseudoinstruktionen wird nun auch LI aufgelöst. Dabei wird geprüft, ob die LI Anweisung ein Label als Immediate-Wert verwendet. Wenn ein Label verwendet wird, dann wird die Adresse des Labels ermittelt und die Differenz zwischen der aktuellen Adresse und der Label-Adresse gebildet. Wenn die Differenz mit einem simplen LUI geladen werden kann, dann wird nur ein LUI ausgegeben, ansonsten wird eine Kombination aus ADDI und LUI ausgegeben.

Jetzt wird der Call-Optimizer aufgerufen. Wenn eine Routine angesprungen wird, hat der Programmierer mehrere Möglichkeiten den Sprung zur Routine zu implementieren. Wenn die Routine innerhalb eines Megabyte relativ zur aktuellen Adresse zu finden ist (near call), dann reicht eine einzige JAL Instruktion. Wenn

die Routine außerhalb des Megabyte zu finden ist (far call) dann wird eine Kombination aus AUIPC und JALR ausgegeben.

Nachdem alle Pseudo-Instruktionen durch echte Instruktionen ersetzt worden sind und alle Optimierer entschieden haben, ob sie ein oder zwei Instruktionen ausgeben möchten, liegt eine Liste mit ausschließlich "echten" Instruktionen vor. Alle Pseudo-Instruktionen wurden ersetzt. Auf dieser Liste werden jetzt relative Offsets ersetzt. Relative Offsets werden mit f und b und einem Label-Namen notiert. Der Assembler muss im Falle von f das erste folgende Label finden und im Falle von b das erste vorhergehende Label finden. Das gefundene Label wird dann durch seine Adresse ersetzt. Siehe Beispiel aus Anlage A2, in dem 1f und 1b verwendet wird. "1" ist hier ein Label, das doppelt verwendet wird, einmal in f-Richtung und einmal in b-Richtung aufgelöst werden muss.

Im Anschluss werden arithmetische Ausdrücke ausgerechnet und das Ergebnis in Form eines numerischen Werts in die Instruktion eingesetzt. Danach werden die Modifier HI() und LO() ersetzt, die das High-Byte oder das Low-Byte aus einem Wert herauslösen.

Der allerletzte Schritt ist es jetzt den Encoder auf jede AsmLine anzuwenden welcher Maschinencode für die AsmLine ausgibt. Dieser Vorgang wird für alle AsmLines im Hauptspeicher ausgeführt. Damit hat der Assembler die Eingabe an den RISC-V CPU erzeugt. Der Maschinen-Code wird auf die Kommandozeile ausgegeben und kann von dort kopiert werden.

## 5. RISC-V External Debug Support (Debug Spezifikation)

Möchte man direkt über den Zustand des CPUs oder der an den Systembus angeschlossen Module wie z.B. Speicher oder UARTs informiert werden, sind einfache Tests über LEDs oder UART nicht detailliert genug.

Einen direkten Zugriff auf die Register und den Speicher erhält man über einen Debugger. Ein Debugger kann nur funktionieren, wenn die Zielhardware Funktionen bereitstellt, die der Debugger nutzen kann. Der Debugger muss darüber hinaus überhaupt erst über eine Infrastruktur mit dem CPU verbunden werden.

Die Spezifikation für den Debug Support heißt "The RISC-V Debug Specification" [2] und wird im Folgenden Debug-Spezifikation genannt. Die Debug-Spezifikation ist keine RISC-V Extension, sondern eine Richtlinie für eine Implementierung.

Um die Debug-Spezifikation zu verstehen, ist es wichtig, unterschiedliche Ebenen voneinander zu trennen, da sonst schnell Verwirrung entsteht. Die Ebenen, die zu trennen sind, sind die konkrete Implementierung der Infrastruktur (hier JTAG und Wishbone) und die Module, die spezifisch für RISC-V definiert werden (DTM, DMI, DM und Harts).

Anlage A4 enthält ein Verteilungsdiagramm der beteiligten Komponenten.

Die Debugger-Software spricht mit einer Debug-Probe, welche die Signale auf das FPGA-Board überträgt, auf dem das RISC-V System läuft. Die RISC-V Debug Spezifikation gibt nicht vor, welche Technologie zur Übertragung der Signale verwendet werden muss.

Innerhalb der RISC-V Platform wird die Verbindung zunächst am Debug Transport Module (DTM) terminiert. Es kann in einer RISC-V Platform mehrere DTM Implementierungen geben. Beispielsweise könnte ein DTM über USB sprechen, eine andere Implementierung eines DTM über JTAG.

Der DTM verwendet das Debug-Module-Interface (DMI), um mit einem oder mehreren Debug-Modulen (DM) zu sprechen. Das Debug-Module-Interface definiert Register und Befehle, die eine Kommunikation mit dem DM auslösen. Der Debugger muss diese Befehle schicken, um bestimmte Aktionen innerhalb der RISC-V CPU auszulösen.

Die RISC-V CPU besteht aus mindestens einem Hart. Fortschrittliche RISC-V CPUs können viele Harts enthalten um echtes Multithreading zu ermöglichen. Ein Debug-Module (DM) ist für einen oder mehrere Harts gleichzeitig zuständig. Eine RISC-V Platform kann eine oder mehrere DM enthalten. Über Befehle kann ein DTM die DMs anweisen, ihre Harts zu pausieren, zu reseten und weiterlaufen zu

lassen. Es ist auch möglich die Register der Harts zu lesen, zu schreiben. Über den Systembus ist es möglich, mit dem Speicher (RAM für Instruktionen und Daten) zu interagieren und den Speicherinhalt zu lesen und zu schreiben.

Die RISC-V Platform, die im Zuge dieser Arbeit erstellt wird, besitzt einen einzigen Hart. Es wird nicht jeder Teil der Debug-Spezifikation implementiert. Das Zählen und das Auswählen der DMs wird nicht implementiert. Es wird implizit von einem einzigen Hart ausgegangen, der automatisch immer ausgewählt und damit immer das Ziel aller Befehle ist.

Jetzt wird die Infrastrukturebene der Debug-Spezifikation diskutiert. Die konkrete Implementierung zur Übertragung der Daten zwischen der Debug-Probe und dem DTM innerhalb der RISC-V Platform wird mit JTAG implementiert.

JTAG ist ein Protokoll, das zum Testen von Hardware eingesetzt wird. Es erlaubt neben dem Ausführen von Hardwaretest Abläufen auch das Schreiben in Register und in den Speicher und wird daher auch häufig eingesetzt, um Mikrocontroller-Firmware zu flashen. Innerhalb der JTAG-Beschreibung gibt es den TAP. Der TAP befindet sich im Zielsystem und terminiert dort die JTAG Verbindung. Da diese Aufgabe beinahe deckungsgleich mit der des DTM aus der RISC-V Debug Spezifikation ist, sind in dieser Studienarbeit DTM und JTAG-TAP nicht im selben Modul implementiert, sondern direkt miteinander verbunden.

JTAG ist in der Lage, Register zu beschreiben. Die Interaktion zwischen dem JTAG Protokoll und dem RISC-V DTM besteht also darin, dass der JTAG-TAP in die Register des DTM schreibt. Die RISC-V Debug Spezifikation ist so ausgeführt, dass das Beschreiben eines Registers Aktionen direkt startet. Damit ist JTAG ein perfektes Protokoll, um die RISC-V Debug Spezifikation auszuführen. JTAG kann also dazu genutzt werden DMI-Befehle auszuführen, in dem das DMI Register des DTM über JTAG beschrieben wird.

Das Debug-Module-Interface (DMI) ist das Protokoll zwischen einem DTM und mehreren DMs. Die Frage ist, wie diese Datenübertragung in Hardware implementiert wird. Die RISC-V Debug Spezifikation überlässt dieses Detail der Implementierung und macht absolut keine Vorgaben. In der Debug-Spezifikation

wird nirgends definiert, wie eine DMI-Transaktion gestartet oder gestoppt wird. Der verwendete Wortlaut ist absichtlich abstrakt und es wird von "Lesen" und "Schreiben" gesprochen. Im Zuge dieser Studienarbeit wird die Interaktion über den Wishbone Bus implementiert. Der Wishbone Bus ist gut dokumentiert [5] und ohne Lizenzgebühren einsetzbar. Der Wishbone Bus ist von der Komplexität her minimal im Vergleich zu anderen Bussystemen wie der AMBA-Bus oder der AXI-Bus.

Für einen einfachen Debugger sollen folgende Funktionen implementiert werden:

- Hart stoppen, reseten und starten und im Single Step Modus ausführen sowie die normale Ausführung wieder aufnehmen.
- Register lesen und schreiben
- Speicher lesen und schreiben

Mit diesen Funktionen kann ein Programm auf den RISC-V CPU geladen werden und das Programm kann im Single-Step Betrieb ausgeführt werden.

Um den Hart zu stoppen, hat der DM die Kontrolle über die Hardware Clock-Source, die den Hart mit einem Taktsignal versorgt. Wenn die Clock-Leitung unterbrochen wird, dann ist der Hart gestoppt. Zum Single-Step Betrieb generiert der DM ein eigenes Clock-Signal und führt dem Hart dieses Clock-Signal zu. Wenn der Hart fortgesetzt wird, dann wird die Hardware Clock-Source wieder zugeführt.

#### JTAG State Machine

JTAG ist ein sehr allgemeines System. Für JTAG besteht jedes Gerät aus Registern. JTAG definiert das Vorhandensein der Register IR (Instruction Register), BYPASS und weitere Datenregister, über die jedes Gerät selbst entscheiden kann. Jedes Gerät sollte jedoch zumindest ein IDCODE Datenregister haben. Jedem Register wird ein Code zugeordnet. Das IR-Register wird verwendet, um die Codes aufzunehmen und damit das zum Code gehörige Register zum aktuellen Register zu machen. Zu jedem Zeitpunkt kann nur ein

einziges Datenregister oder das BYPASS Register aktiviert sein. Das IR Register ist parallel dazu immer aktiv. Man kann immer Codes ins IR Register laden. JTAG schreibt vor, dass beim Start des Systems das IR Register so befüllt sein muss, dass das IDCODE Datenregister vorausgewählt wird. Das IDCODE Register enthält eine Beschreibung des Geräts.

JTAG ermöglicht es, mit lediglich vier Steuersignalen Register beliebiger Breite in einem Schreibzyklus zu beschreiben. Dazu findet eine Umsetzung der seriellen Signale zur Übertragung in eine parallele Verarbeitung der Signale zum tatsächlichen Schreiben der Register statt. Es wird zunächst ein Shift-Register seriell befüllt und dann das Schreiben in einem einzigen Schritt parallel ausgeführt. Die serielle Befüllung dauert mehrere Zyklen. Das Beschreiben geschieht in einem einzigen Zyklus.

Zunächst definiert JTAG eine Zustandsmaschine aus 16 Zuständen. Die Zustandsmaschine hat grundsätzlich zwei Arme. Ein Arm aktiviert das Shift-Register für IR und lädt Daten aus dem IR-Register in das IR-Shift-Register. Der andere Arm führt die entsprechenden Funktionen für das aktuell ausgewählte Datenregister oder BYPASS Register aus. Eine Abbildung der Statemachine befindet sich in Anlage A5 und ist [6] entnommen.

Jedes JTAG Gerät muss intern diese JTAG Zustandsmaschine ausführen. Die Zustandsmaschine ist im JTAG TAP enthalten. Ein Gerät kann einen oder mehrere JTAG TAPs (Test Access Port) aufweisen. Mehrere Geräte mit jeweils mehreren TAPs können Teil einer JTAG Verbindung sein. In JTAG wird nicht über eine Punkt-zu-Punkt-Struktur kommuniziert, es wird stattdessen eine Daisy-Chain aus JTAG TAPs gebildet. Dabei werden alle Shift-Register aller TAPS in einer langen Daisy-Chain aneinander gehängt. Alle Bits werden von Anfang bis Ende durch diese Daisy Chain geschiftet und durchlaufen dabei alle Shift-Register aller TAPs. Durch diesen minimalistischen Ansatz ist das System über nur vier Signale steuerbar. Eine sehr anschauliche Darstellung dieser Mechanismen ist [7] zu entnehmen.

Alle Zustandsmaschinen in allen JTAG TAPs der Daisy Chain befinden sich zu jedem Zeitpunkt im gleichen Zustand und führen synchron Transitionen aus. Um die synchronen Transaktionen zu ermöglichen sind die JTAG Steuersignale Test Clock (TCK) und Test Mode Select (TMS) parallel an alle JTAG TAPs angeschlossen. Die Steuersignale Test Data In (TDI) und Test Data Out (TDO) sind im Falle von TDO am Anfang der Daisy Chain und im Falle von TDI am Ende der Daisy Chain angeschlossen. Es ist damit möglich gleichzeitig ein Bit einzushiften (TDI) und dabei gleichzeitig ein Bit zu lesen, das in TDO ausgeschiftet worden ist. Die Steuersignale und der allgemeine Aufbaus sind in Abbildung 1 (aus [8] entnommen) dargestellt.



Abbildung 1: JTAG, Signale und Register

Mit JTAG ist es also möglich, Werte in das Register zu schreiben, zu warten und dann Werte aus Registern zu lesen. Oft werden Operationen in den Geräten angestoßen, sobald ein Register mit einem Wert beschrieben worden ist. Dabei wird ein bestimmter Wert in ein Shift-Register geschiftet. Wenn dann im Zustand UPDATE-DR der Wert aus dem Shift Register in das echte Datenregister zurückkopiert wird, findet die Ausführung der Operation statt. Die RISC-V Debug Spezifikation definiert Register und eine Reihe von Operationen, die durch das

Schreiben bestimmter Register angestoßen werden. Damit ist JTAG eine passende Infrastruktur, um die RISC-V Debug Spezifikation zu implementieren.

#### Implementierung in Verilog

Die JTAG Zustandsmaschine ist in jtag\_tap.v zu finden. Das Modul besitzt die Signale jtag\_clk, jtag\_tms, jtag\_tdi und jtag\_tdo. Ein Always-Block reagiert auf die negative Flanke der JTAG Clock und shifted ein Bit aus jtag\_tdo aus. Ein anderer Always-Block reagiert auf die positive Flanke der JTAG Clock und bestimmt den nächsten Zustand der Zustandsmaschine. Dieser Block führt auch Aktionen aus, die für die jeweiligen Zustände ausgeführt werden sollen.

Wenn CAPTURE\_DR betreten wird, wird abhängig vom IR Register das gewählte Datenregister in das entsprechende Shift-Register übertragen. Entsprechendes gilt für das IR-Shift- und IR-Datenregister, wenn CAPTURE\_IR betreten wird.

Im SHIFT\_DR Zustand wird zunächst das TDO Bit aus dem aktuellen Shift-Register für die folgende fallende Flanke gespeichert. Dann wird das Shift-Register um eine Position geshiftet und gleichzeitig das TDI-Bit in das Register einfügt. Im UPDATE\_DR Register wird das Shift-Register in das Datenregister zurück kopiert. Dabei wird dieser Zeitpunkt auch verwendet, um Aktionen anzustoßen. Beispielsweise wird im Falle des DTM.dmi Register eine DMI Transaktion über den Wishbone Bus mit dem DM aktiviert.

#### **RISCV Abstract Commands**

Dieser Abschnitt beschreibt die Implementierung der Befehle, mit denen der Speicher gelesen und geschrieben werden kann.

Die RISC-V Debug Spezifikation gibt an, dass es mehrere Möglichkeiten gibt, auf den Speicher zuzugreifen. Diese Möglichkeiten werden im Abschnitt B.2.7 Reading Memory aufgelistet. In dieser Studienarbeit wird der dritte Ansatz der abstrakten Kommandos ausgewählt.

Abstrakte Kommandos werden laut Debug Spezifikation mit den Privilegien des Harts ausgeführt. Dabei muss aber nicht zwangsweise der Hart selbst verwendet werden. Dabei wird kein Programm Buffer verwendet. Da der simple Hart keine Privilegien implementiert, ist das System konform zur Debug Spezifikation, wenn der DM den Speicherzugriff einfach direkt selbst implementiert und ausführt. Es wird einfach direkt auf den Speicher zugegriffen. Dabei wird kein Bus zwischen DM und Speicher verwendet, da die simple RISC-V CPU keinen internen Bus besitzt.

#### Zusammenfassendes Beispiel

Das Schreiben in den Speicher über JTAG innerhalb der RISC-V Debug Spezifikation umfasst eine exakte Abfolge. Zunächst muss ein DMI Command abgesetzt werden, damit der DTM in den DM schreibt. Dazu wird der DMI Command in das DTM dmi Register geschrieben. Der DMI Command ist ein Schreibbefehl in das Control Register des DM. Der Wert, der in das DM Control Register geschrieben wird, ist ein Abstract Command. Diese Abstract Command schreibt einen Wert in den Speicher. Der Wert, der in den Speicher geschrieben wird, wird im Data0 Register erwartet, die Adresse an die geschrieben wird, wird im Data1 Register erwartet. Streng genommen muss also vor dem Ausführen des Abstract Commands also zunächst Data0 und Data1 geschrieben werden. Wenn der Abstract Command ausgeführt worden ist, gibt es keinen Rückgabewert!

Das Lesen aus dem Speicher erfolgt ebenfalls über einen Abstract Command. Dieser startet ebenfalls dadurch, dass ein DMI Command, welcher einen Wert in das DM Command Register schreibt, in das DTM dmi Register geschrieben wird. Damit wird der DMI Command in den DM schreiben. Die Adresse, von der gelesen werden soll, muss sich im Register Data1 befinden. Der aus dem Speicher gelesene Wert wird im Data0 Register zurückgegeben. Von dort kann er mit einem anderen Abstract Command abgefragt und an den Debugger über JTAG zurückgegeben werden.

#### **Debug Probe und Python Skripte**

Es gibt JTAG DebugProbes wie z.B. den Segger J-Link, den Jtagulator oder den simpleren GoodFet. Da die Implementierung in dieser Studienarbeit keine vollständige JTAG Implementierung liefert, wird eine einfache Umsetzung über einen Arduino DUE erstellt. Der Arduino Due kommuniziert über UART mit einem PC auf dem Python Skripte ausgeführt werden und setzt auf der anderen Seite Kommandos in die vier Signale JTAG\_TMS, JTAG\_CLK, JTAG\_DTI und JTAG\_DTO um.

Anbei ein kleiner Auszug, der zeigt, wie der Arduino die Zustandsmaschine antreibt, indem er das TMS eintaktet: Siehe Anlage A3.

Das Protokoll zwischen den Python-Skripten und dem Arduino definiert ein einfaches Datenformat und lediglich drei Kommandos. Das Ping Kommando wird mit einem Pong beantwortet und dient lediglich zum Test, ob der Arduino antwortet und folglich ob man das Protokollformat korrekt implementiert hat. Es werden keine JTAG Daten aufgrund des Ping Pong übertragen. Das SEND\_TMS Kommando kann verwendet werden, um die Zustandsmaschinen anzutreiben, ohne Daten über TDI zu schicken. Das letzte Kommando ist SHIFT\_DATA. Hier wird eine Menge an Bits über TDI in alle State Machines geschiftet. Dabei kann angegeben werden, welches Signal an TMS angelegt werden soll. Dies ist notwendig um ein Register bis auf das letzte Bit zu füllen und dann zusammen mit dem letzten Bit auch ein TMS Signal zu schicken, mit dem die StateMachine dann angewiesen wird den Shift-Zustand zu verlassen, so dass das Register "versiegelt" wird und keine falschen Daten mehr in das Register gelangen! Register werden nämlich nur während des Shift Zustandes mit Daten aus TDI versorgt.

Innerhalb der Python-Skripte wird mit der Zustandsmaschine umgegangen, um bestimmte Register auszuwählen und Daten in diese Register zu shiften. Damit lassen sich die Abfolgen für abstrakte Kommandos ausführen.

#### 6. Abschluss und Ausblick

Es wurde Hardware und Software verglichen, bewertet und ausgewählt, um einen einfachen RISC-V Kern mit einer Pipeline zu implementieren. Das RISC-V Systems wurde um eine Programmierschnittstelle per JTAG unter Verwendung der RISC-V Debug-Spezifikation erweitert. Damit ist das System um eigene Software erweiterbar. Die Software kann durch einen eigens erstellten Assembler für 32-Bit RISC-V übersetzt und durch einen eigens entwickelten Emulator vorgeprüft werden.

Damit ist das Ziel, einen Studenten eine Weg zur Implementierung eines RICS-V Systems aufzuzeigen, erreicht.

Es gibt Teile der Implementierung, die vervollständigt werden können. Es sind nicht alle RV32I Befehle im Kern ausführbar. Mehrere interessante Extensions können hinzugefügt werden.

Die Übertragung der JTAG Befehle über den Arduino ist funktionsfähig allerdings momentan sehr langsam getaktet, da die Always-Blöcke, die im FPGA auf die JTAG Clock reagieren oft Bits verpassen oder duplizieren, wenn der Takt angehoben wird. Das ist unverständlich, da die Verbindung langsamer als ein UART mit Baudrate 115200 ist und damit eigentlich noch einfach für einen FPGA handhabbar sein sollte. An dieser Stelle kann das Verfahren mit echter JTAG Hardware nachgeprüft und die Übertragungsrate angehoben werden. Momentan wurde lediglich die Machbarkeit gezeigt.

## 7. Danksagung

Ich bedanke mich sehr herzlich bei Prof. Dr. Christian Jakob für die Betreuung der Arbeit und seine Hilfestellung und Ratschläge beim Erstellen dieser Arbeit. FPGAs haben einen sehr hohen Stellenwert für die Industrie. Das Erstellen dieser Arbeit bringt mich meinem Ziel sehr viel näher FPGAs einsetzen zu lernen. Nebenbei gesagt, hat die Arbeit mit dem RISC-V System und dem FPGA auch sehr viel Spaß gemacht. In einer Umgebung, die aus kleinsten Bausteinen besteht, kann mit Kreativität eine Vielzahl an Lösungen erstellt werden, auch wenn der Weg zur Lösung oft ein steiniger ist.

#### Literatur- und Quellenverzeichnis

- [1] S. Harris and D. Harris, *Digital Design and Computer Architecture, RISC-V Edition*. Elsevier Science, 2021. [Online]. Available: https://books.google.de/books?id=Bj9FzwEACAAJ
- [2] T. Newsome and P. Donahue, "The RISC-V Debug Specification." Feb. 21, 2025. Accessed: Jun. 22, 2025. [Online]. Available: https://lf-riscv.atlassian.net/wiki/spaces/HOME/pages/16154769/RISC-V+Te chnical+Specifications
- [3] "RISC-V FAQ." Accessed: Jun. 22, 2025. [Online]. Available: https://riscv.org/about/faq/
- [4] "Wikipedia on RISC-V." Accessed: Jun. 22, 2025. [Online]. Available: https://en.wikipedia.org/wiki/RISC-V
- [5] "Wishbone B4." OpenCores, 2010. [Online]. Available: https://cdn.opencores.org/downloads/wbspec\_b4.pdf
- [6] "IEEE Std 1149.1 (JTAG) Testability Primer." Texas Instruments, 1997. Accessed: Jun. 22, 2025. [Online]. Available: https://www.ti.com/lit/an/ssya002c/ssya002c.pdf
- [7] A. Kavalchuk, "Diving into JTAG protocol. Part 1 Overview." Accessed: Jun. 07, 2025. [Online]. Available: https://medium.com/@aliaksandr.kavalchuk/diving-into-jtag-protocol-part-1-overview-fbdc428d3a16
- [8] S. Günther, "JTAG-Interface, Überblick über Aufbau, Funktion und Nutzung," Accessed: Jun. 07, 2025. [Online]. Available: https://tu-dresden.de/ing/informatik/ti/vlsi/ressourcen/dateien/dateien\_studium/dateien\_lehstuhlseminar/vortraege\_lehrstuhlseminar/hs\_ws\_0708/jtag-schnittstelle.pdf?lang=de
- [9] S. Marz, "Example RISC-V Assembly Programs." Accessed: Jun. 07, 2025. [Online]. Available: https://marz.utk.edu/my-courses/cosc230/book/example-risc-v-assembly-programs/

## Anlagenverzeichnis

#### Anlage A1: Testapplikation für den RISC-V CPU

```
__main:
loop_start:
   addi x5, x0, 0x0
   addi x6, x0, 0x0
   lui x7, 0
   addi x7, x7, 2
busy_loop_start:
    beq x5, x7, 0xC
                              # if (x5 == x7) jump to loop_end (pc relative jump
of +12 bytes)
   addi x5, x5, 1
   jal x0, busy_loop_start  # jal loop head (pc relative jump back -8 bytes)
busy_loop_end:
   1w x6, 52(x0)
   xori x6, x6, 1
   sw x6, 52(x0)
   jal x0, loop_start
```

## Anlage A2: Forwards- und Backwards-Label Test für den Assembler Quelle: [9] String Length Sample Application

```
.section .text
.global strlen
strlen:
    # a0 = const char *str
    li    t0, 0  # i = 0
1: # Start of for loop
    add    t1, t0, a0  # Add the byte offset for str[i]
    lb    t1, 0(t1)  # Dereference str[i]
    beqz    t1, 1f  # if str[i] == 0, break for loop
    addi    t0, t0, 1  # Add 1 to our iterator
```

```
j 1b  # Jump back to condition (1 backwards)
1: # End of for loop
  mv a0, t0  # Move t0 into a0 to return
  ret  # Return back via the return address register
```

#### Anlage A3: Debug-Probe Code zum JTAG Bit-Shift

```
for (size_t i = 0; i < len; i++) {
    // determine next bit to send out
   uint8_t bit = *in_data & 0x01;
   *in_data >>= 1;
   // set CLK low
   delay(delay_in_ms);
   digitalWrite(jtag_clk, LOW);
   jtag_clk_state = LOW;
   // place data on TMS
   digitalWrite(jtag_tms, tms_data);
   digitalWrite(jtag_tdo, bit);
   // set CLK high
   delay(delay_in_ms);
   digitalWrite(jtag_clk, HIGH);
   jtag_clk_state = HIGH;
   // cause negedge and read data
   delay(delay_in_ms);
   digitalWrite(jtag_clk, LOW);
   jtag_clk_state = LOW;
   // combine read bit into returned value
   delay(delay_in_ms);
   int val = digitalRead(jtag_tdi);
   *read_data >>= 1;
   *read_data |= (val << 7) << 24;
}
```

Anlage A4: Verteilungsdiagram der Komponenten der Debug-Spezifikation Quelle: [2]



Anlage A5: JTAG State Machine

Quelle: [8]

